thảo luận Hội anh em vi mạch

thấy khó nhất là đội Design, chip mà bug thì đội này chết đầu tiên lương thì chả hơn được bao nhiêu trách nhiệm lại nhiều, kiến thức thì phải update patents or báo IEEE liên tục để cải tiến @
Ko hẳn, tùy lỗi, thường thì đội bị project manager hỏi đầu tiên sẽ là DV team.
Nếu đúng tỷ lệ vàng thì 1 người design sẽ phải có 2 đến 3 người verify.
 
kì này em được thầy cho làm đồ án về fpga giống bác mà cũng chưa biết chọn đề tài gì
tMFhUIC.png
có tìm được mấy project như là xử lý ảnh trên fpga, máy bán hàng tựđộng,.. mà còn đang mơ hồ để chốtđề tài quá
yyGhRVo.png
thiết kế ip core về xử lý ảnh khó ko các bác
 
thiết kế ip core về xử lý ảnh khó ko các bác

Khó nha. Mỗi step trong đó là đủ để vỡ đầu rồi. Bây giờ người ta chuyển qua dùng SystemC để tập trung vào giải thuật, phần mạch logic để tool lo luôn.

Nếu bạn muốn làm đồ án môn học thì tôi gợi ý bạn làm vài giải thuật Demosaicing cơ bản là đủ.
 
Tiếp tục seeding cho công ty :beat_brick:
Hiện công ty e đang tuyển mấy vị trí dưới đây all level nha mí a chị em :LOL:)

1.Kỹ Sư Thiết Kế Vi Mạch Số (Register Transfer Level - RTL Design)
2.Kỹ Sư Kiểm Tra Vi Mạch Số Trước Sản Xuất (Design Verification – DV)
3.Kỹ Sư Thiết Kế Chức Năng Có Thể Kiểm Tra Vi Mạch Số Sau Sản Xuất (Design For Test - DFT)
thông tin tuyển dụng này đăng ở đâu vậy a, a cho e xin thêm thông tin với :3
 
Thật ra làm cái gì cũng khó riêng cả, quan trọng là mình có làm mấy cái khó đó không ?
Ví dụ: ngày xưa ở 1 công ty nào đó làm DV mà nhiệm vụ chỉ sửa test, update register thôi thì dễ, còn define cả 1 senario cho end-2-end test thì quả thật rất khó, full các path đi qua các module to (nhiều standard latest), mix các setting, randomize, build models ..., cố gắng làm giống như tụi sw làm (from scratch), thì người như vậy ở VN không nhiều.
Còn làm DV mà mò sửa vài chỗ, cho test chạy để pass thôi thì chắc vài trăm thằng :v
Dạo này có vài công ty bắt đầu xài PSS làm vụ này rồi, mấy anh em dễ thở hơn hẳn nhưng hơi cực vì phải support nhiều micro/standard task. btw, lúc xài thì ngon và flow ngon hơn.

Vị trí nào cũng cần phải tự trau dồi, nghiên cứu để lúc cần dùng để mang ra propose thôi, ko mong chờ ông nào ở trên mang công nghệ mới, kỹ thuật mới để dạy mình được. Có thì tốt, ko có thì phải tự tìm, tự tìm thì sẽ thấy cái sâu sắc của nghề.
Quả thật nghe cái ví dụ đấy trước mình cũng gặp ở một công ty R, sau đấy mình propose một cải tiến nhỏ làm anh em dễ thở hơn, giờ nói chuyện lai vs team đấy, thấy anh em vẫn và đang dùng cũng tự hào phết
 
Khó nha. Mỗi step trong đó là đủ để vỡ đầu rồi. Bây giờ người ta chuyển qua dùng SystemC để tập trung vào giải thuật, phần mạch logic để tool lo luôn.

Nếu bạn muốn làm đồ án môn học thì tôi gợi ý bạn làm vài giải thuật Demosaicing cơ bản là đủ.
cty xài Stratus hay catapult fency? Nghe đến SystemC lại ngứa nghề rồi
 
Đúng là nói gì thì nói RTL vẫn là khó nhất nhưng đó là đang nói ở nước ngoài, các team vn hiện tại vẫn phụ, làm phụ, lâu lâu chọt vào vài cái. Không biết ở vn có team RTL nào nắm trọng trách design luôn hay ko bác? Như là pcie design, nắm hết, các phần chính, ko có team vn là ko được (ko phải kiểu phụ họa, làm phần rìa, râu ria)?
Anh cho em thêm tí thông tin nha. Em thường nghe mấy bạn trong trường bảo analog khó hơn RTL nhiều. Nên em muốn hiểu hơn là RTL khó nhất về khoảng nào vậy anh?
 
Đúng là nói gì thì nói RTL vẫn là khó nhất nhưng đó là đang nói ở nước ngoài, các team vn hiện tại vẫn phụ, làm phụ, lâu lâu chọt vào vài cái. Không biết ở vn có team RTL nào nắm trọng trách design luôn hay ko bác? Như là pcie design, nắm hết, các phần chính, ko có team vn là ko được (ko phải kiểu phụ họa, làm phần rìa, râu ria)?
PCIE thì không có team nào ở VN design PCIE core đâu friend :D Mấy core IP toàn mua third-party về integrate vô SoC thôi. Mà designer đâu nhất thiết phải design mấy cái IP khó vậy đâu :v
Mà phần chính mà friend nói có tính luôn khâu specification không? Có thì khó :)) do mấy cty ở VN hầu hết là FDI, nên specification công ty mẹ determine hết rồi :v
Anw, là ở VN có team design nguyên con CPU 32-bits rồi ý.
 
Back
Top